FPGA 开发板安装指导-IO 自测试指导|学习笔记

简介: 快速学习 FPGA 开发板安装指导-IO 自测试指导

开发者学堂课程【高校精品课-南京航空航天大学-数字集成电路设计技术:FPGA 开发板安装指导-IO 自测试指导】学习笔记,与课程紧密联系,让用户快速学习知识。

课程地址:https://developer.aliyun.com/learning/course/14/detail/15859


FPGA 开发板安装指导-IO 自测试指导

 

内容介绍:

一、擎天柱 FPGA 开发板安装指导

二、擎天柱 FPGA 开发板 IO 自测试指导

 

一、擎天柱 FPGA 开发板安装指导

第一步,开箱取出开发板和配件。开发板的型号是 FMX7AR3B,板上装有 SD 卡不要取出。

l 配件

配件有电源适配器;USB 延长线;USB 转 TTL 串口线;亚克力板;13个塑料螺柱和13个塑料螺丝;黄色长柄跳线帽和IO 自测试子板。

首先是安装开发板底部的支撑柱。板上有八个机械安装孔,孔下安装塑料螺柱;孔上安装塑料螺丝;安装时如果比较难拧,可将塑料螺丝翻转一把180度再拧到塑料螺柱中,按照图示中安装五个塑料螺柱。

 image.png

准备亚克力板,将亚克力板两面保护膜撕掉。如图所示:

image.png

安装亚克力保护板

l 安装亚克力保护板,安装亚克力板时要注意正确的方向,再安装五个螺母。

l 准备跳线帽,从静电带中取出跳线帽。

l 安装跳线帽,跳线帽安装在开发板的 J15位置,要注意方向。

擎天柱开发板的安装就完成了。

 

二、擎天柱 FPGA 开发板 IO 自测试指导

1.安装 I O 自测试子板

l 安装 I O 自测试子板

开发板上有七个 YoC 接口,每个接口都需要自测试,可以从任意一个接口开始测试。

2.连接电源,USB 线,串口线

l 按照如下图所示安装:电源连接到开发板的 G13

l USB 延长线连接到开发板的 G18

l 串口线连接到 J9/J10/J11都可以

image.png

l 串口线的连接关系:

红色线不用连接;黑色线连接到开发板的 J9-GND;绿色线连接到开发板的 J9-RXD;白色线连接到开发版的 J9-TXD。

3.安装驱动程序

l 安装驱动程序1:串口驱动。下载以下驱动程序并解压:

运行 PL2303_Prolific_DriverLnstaller_v1_7_0.exe

安装驱动2:CKLINK 驱动。下载驱动程序并解压,再解压:

CSKY_DebugServer_Driver_v4.2.00_B20161214.zip

再在解压出的文件夹中运行 setup.exe。

image.png

4.开发板连接电脑

l 开发板连接到插线板上,USB 延长线和 USB 转串口线都要连接到电脑上。

l 轻按开发板上的红色电源按钮,开发板就已经上电,电源灯 D3 LED 会亮绿色。

l 如果电脑上提示安装驱动,请点击自动安装。安装好之后,电脑上的设备管理器上会显示如下两个设备。

Libusb_win32 devices       端口(COM 和 LPT)

C-SKY CKLink-Lite   Prolific USB-to-Serial Comn Port (COM8)

 image.png

5.准 备 I O 制测试

首先是开发板的状态检查:

l 已经连接了电源线,并且 D3 LED 电源指示灯亮绿色;

l 已经连接了 IO  制测试子板到开发板的某个 YoC 接口上;

l 黄色跳线帽连接到 PS_CFG 模式;

l FPGA 板上已经连了 C-SKY 提供了 SD 卡;

配置 FPGA

l 参考上一页 ppt 中的图片,轻按 config 键;

l 靠近 USB 接口的一颗 LED 灯 D7会闪烁20秒左右;

l 完成配置后,D7停止闪烁,LED D3旁边的 LED D1会亮绿色,RGB LED 会闪烁三次;

l 如果没有出现上述现象,请仔细检查开发板的设置和连接以及 SD 卡 

6.验证 FPGA 有没有被配置好

l 上一步中,LED RGB 会依次闪烁:蓝,绿,红,等 LED RGB 熄灭之后,才可以进行以下操作。

l 按照下图所示,分别按下按键并检查 LED 灯。

KEY1-Blue LED

KEY2-Green LED

KEY3-Red LED

KEY4-All Off

l 注意:此方式只能验证 C-SKY 提供的 IO 制测试用的 bit 文件是否配置好 FPGA,不能用于其他 bit 文件是否配置好的验证方法。

image.png 

7.开始 io 自测试

l 选择 Y O C 接口

右图中 Select 用于选择 IO 自测试子板,连接到了哪个 YoC 接口上;下图中,IO 自测试子版连接到了 YoC5上,则需要将 Select 按照如下设置;

image.png

连接其他接口,请以此类推。

l 开始测试:轻按 start 按键,开始测试; 看到 IO 自测试子板上的 LED 会闪烁,测试成功之后,子板上的所有 LED 会绿灯常亮;如果测试完之后,某个 LED 不会亮,说明这个 LED 所对应的 FPGA IO 可能有问题。

image.png 

8.I O 制测试附加操作-连接串口

l 在这一步中,将使用串口终端,直接以文字的形式查看 IO 制测试的结果。

l 安装串口通讯软件:下载以下驱动程序(putty),无需安装,可直接运行;

image.png

l 确定 USB 转串口的端口号:

打开电脑的设备管理器,如在本演示文稿中之前的叙述:

端口(COM 和 LPT)

Prolific USB-to-Serial Comm Port(COM8)

l 每个电脑各有差异,不一定是像图片中显示的‘’COM8’’

image.png

9.IO 自测试附加操作-设置软件

l 打开 Putty 软件

在 session 窗口中选择 serial,COM8,115200;在 several 窗口中选择 Flow control为None;最后点击软件下方的Open 按钮。

 image.png

l 重新执行‘’开始自测试‘’操作

l 测试完成之后,会在 putty 软件界面中显示如下信息:

Press RST_2

Switch Value=10

Start IO Test

Finish IO Test

image.png

擎天柱开发板接口自测试就完成了。

相关文章
|
2月前
|
存储 缓存 算法
基于FPGA的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
基于FPGA的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
|
20天前
|
传感器 算法 计算机视觉
基于肤色模型和中值滤波的手部检测算法FPGA实现,包括tb测试文件和MATLAB辅助验证
该内容是关于一个基于肤色模型和中值滤波的手部检测算法的描述,包括算法的运行效果图和所使用的软件版本(matlab2022a, vivado2019.2)。算法分为肤色分割和中值滤波两步,其中肤色模型在YCbCr色彩空间定义,中值滤波用于去除噪声。提供了一段核心程序代码,用于处理图像数据并在FPGA上实现。最终,检测结果输出到"hand.txt"文件。
|
23天前
|
算法 异构计算
m基于FPGA的电子钟verilog实现,可设置闹钟,包含testbench测试文件
该文介绍了基于FPGA的电子钟设计,利用Vivado2019.2平台进行开发并展示测试结果。电子钟设计采用Verilog硬件描述语言,核心包括振荡器、分频器和计数器。时间显示为2个十进制格式,闹钟功能通过存储器和比较器实现,当当前时间等于设定时间时触发。文中给出了Verilog核心程序示例,展示了时钟信号、设置信号及输出的交互。
21 2
|
3月前
|
C++
jrtplib开源库系列之一:jrtplib介绍、安装和测试(window 10环境介绍)
关于jrtplib库网上已经有很多介绍,而且目前jrtplib作者已经停止更新(Apr 18, 2020),最新版本为v3.11.2。本系列内容也以该版本进行介绍。 相信你已经对RTP/RTCP协议有一定的了解,并想更深入的了解RTP协议的具体实现,jrtplib就是使用使用C++实现的RTP/RTCP协议。具体标准为RFC3550,如果想仔细阅读原文,但是对英文又有点吃力,可以参考我的博客RTP/RTCP中英文对照,在博客的后面有百度链接,是对RFC3550的中文翻译,可能很多地方不太准确,有些内容是自己添加进去的,希望不会影响你的阅读。
33 0
|
3月前
|
算法 异构计算 索引
m基于FPGA的Hamming汉明编译码verilog实现,包含testbench测试文件,不使用IP核
m基于FPGA的Hamming汉明编译码verilog实现,包含testbench测试文件,不使用IP核
39 1
|
3月前
|
网络协议 Linux C++
Linux C/C++ 开发(学习笔记十二 ):TCP服务器(并发网络编程io多路复用epoll)
Linux C/C++ 开发(学习笔记十二 ):TCP服务器(并发网络编程io多路复用epoll)
56 0
|
1月前
|
算法 异构计算
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
13 0
|
29天前
|
消息中间件 Kafka Linux
Kafka【付诸实践 03】Offset Explorer Kafka 的终极 UI 工具安装+简单上手+关键特性测试(一篇学会使用 Offset Explorer)
【2月更文挑战第21天】Kafka【付诸实践 03】Offset Explorer Kafka 的终极 UI 工具安装+简单上手+关键特性测试(一篇学会使用 Offset Explorer)
138 2
|
1月前
|
算法 异构计算
m基于FPGA的Alamouti编码verilog实现,包含testbench测试文件
m基于FPGA的Alamouti编码verilog实现,包含testbench测试文件
28 5
|
1月前
|
编解码 算法 计算机视觉
基于FPGA的图像最近邻插值算法verilog实现,包括tb测试文件和MATLAB辅助验证
基于FPGA的图像最近邻插值算法verilog实现,包括tb测试文件和MATLAB辅助验证