3) 高性能应用处理:C910
a) 概述
玄铁C910采用12级多发乱序流水线,典型工作频率>2.5GHz,是首款实现规模化量产的高性能乱序RISC-V处理器。采用3发射、8执行的深度乱序执行架构,针对算术运算、内存访问以及多核同步等方面进行了增强。可以应用在对通用性能要求较高的高性能消费终端、边缘计算等场景。
C910核心的主要特点:
b)处理器简介
C910MP结构框图如下图所示。
C910核内子系统主要包含:指令提取单元(IFU)、指令译码单元(IDU)、整型执行单元(IU)、浮点单元(FPU)、存储载入单元(LSU)、指令退休单元(RTU)、虚拟内存管理单元(MMU)和物理内存保护单元(PMP)。
C910多核子系统包含:数据一致性接口单元(CIU)、二级高速缓存、主设备接口单元、可配置的AXI4.0设备一致性接口(DCP,Device Coherence Port)、平台级中断控制器(PLIC)、计时器和自定义多核单端口调试框架。
4)AI加速引擎:C920
a)概述
玄铁C920采用12级多发乱序流水线,典型工作频率>2.5GHz,标配单精度浮点单元,并可进一步选配高性能乱序矢量运算单元。同时具备出色的访存能力,支持高性能数据预取技术。可以应用在有高并发算力要求的人工智能、自动驾驶等场景。
C920核心的主要特点:
b)处理器简介
C920MP结构框图如下图所示。
C920核内子系统主要包含:指令提取单元(IFU)、指令译码单元(IDU)、整型执行单元(IU)、浮点单元(FPU)、矢量执行单元(VU)、存储载入单元(LSU)、指令退休单元(RTU)、虚拟内存管理单元(MMU)和物理内存保护单元(PMP)。
C920多核子系统包含:数据一致性接口单元(CIU)、二级高速缓存、主设备接口单元、可配置的AXI4.0设备一致性接口(DCP,Device Coherence Port)、平台级中断控制器(PLIC)、计时器和自定义多核单端口调试框架。