1.LOCKTIME.MPLL启动后需要等待一段时间(LOCK TIME),使得其输出稳定.位[31:16]用于UPLL,位[15:0]用于MPLL.使用缺省值0xffffffff即可.
2.MPLLCON.此寄存器主要是设置FCLK与Fin的关系倍数(Fin是时钟源固有频率)位[19:12]的值称为MDIV 位[9:4]的值称为PDIV 位[1:0]的值称为SDIVFCLK与Fin的计算关系式为MPLL(FCLK)=(2mFin)/(p*2^s) 其中m=MDIV+8;p=PDIV+2;s=SDIV;
3.CLKDIV.此寄存器主要是配置HCLK,PCLK与FCLK的关系,所以应该先配置MPLLCON再配置CLKDIVHDIVN:位[2:1],用来设置HCLK与FCLK的比例关系 PDIVN:位[0],用来设置PCLK与HCLK比例关系 详细的你找找人工客服反馈一下
版权声明:本文内容由阿里云实名注册用户自发贡献,版权归原作者所有,阿里云开发者社区不拥有其著作权,亦不承担相应法律责任。具体规则请查看《阿里云开发者社区用户服务协议》和《阿里云开发者社区知识产权保护指引》。如果您发现本社区中有涉嫌抄袭的内容,填写侵权投诉表单进行举报,一经查实,本社区将立刻删除涉嫌侵权内容。