【VCS】PCIe Native Protocol Analyzer 使用方法

简介: 【VCS】PCIe Native Protocol Analyzer 使用方法
  1. 在cfg.sv里打开以下开关

4781fbca742448288e768804c64281ce.png


2.编译选项

+define+SVT_PCIE_INCLUDE_AC_PA

+define+SVT_FSDB_ENABLE

-lca

-kdb

-debug_access


3.仿真选项

+svt_enable_pa=FSDB


4.用verdi打开波形 -> 选择 Window -> 选择Protocol Debug Mode,可查看LTSSM、Ordered_Set、Transactions等,右键选择拖至窗口可在时间轨上查看,如下图所示



5c4e9475aeb64f8cabcb71729fdd28a0.jpg

223d488015a44e4d887eecbaffcb27ac.jpg

cb3331b9636d498e94909b0fd4fd74ca.jpg

目录
相关文章
【EDA】 Verdi 使用笔记
【EDA】 Verdi 使用笔记
4429 0
【EDA】 Verdi 使用笔记
|
缓存 异构计算 Perl
【毅力挑战】PCIe 每日一问一答(2022.04 归档)
【毅力挑战】PCIe 每日一问一答(2022.04 归档)
4360 3
【毅力挑战】PCIe 每日一问一答(2022.04 归档)
【笔记】PCIe LTSSM 状态转移
【笔记】PCIe LTSSM 状态转移
3207 0
【笔记】PCIe LTSSM 状态转移
|
缓存 移动开发 JavaScript
PCIe 参考时钟架构 (Refclk Architecture)
PCIe 参考时钟架构 (Refclk Architecture)
7607 0
PCIe 参考时钟架构 (Refclk Architecture)
|
存储 人工智能 芯片
面向AI的服务器计算互连的创新探索
面向AI的服务器计算互连创新探索主要涵盖三个方向:Scale UP互连、AI高性能网卡及CIPU技术。Scale UP互连通过ALink系统实现极致性能,支持大规模模型训练,满足智算集群需求。AI高性能网卡针对大规模GPU通信和存储挑战,自研EIC网卡提供400G带宽和RDMA卸载加速,优化网络传输。CIPU作为云基础设施核心,支持虚拟化、存储与网络资源池化,提升资源利用率和稳定性,未来将扩展至2*800G带宽,全面覆盖阿里云业务需求。这些技术共同推动了AI计算的高效互联与性能突破。
|
消息中间件 移动开发
PCIe RN (Readiness Notification)介绍
PCIe RN (Readiness Notification)介绍
1594 0
PCIe RN (Readiness Notification)介绍
【PCIe有点闲】电气闲,逻辑闲,到底谁更闲?
【PCIe有点闲】电气闲,逻辑闲,到底谁更闲?
2096 1
【PCIe有点闲】电气闲,逻辑闲,到底谁更闲?
|
算法
PCIe 均衡技术介绍(逻辑物理篇)2
PCIe 均衡技术介绍(逻辑物理篇)
6089 1
PCIe 均衡技术介绍(逻辑物理篇)2
|
存储 IDE 开发工具
【毅力挑战】PCIe 每日一问一答(2022.02 归档)
【毅力挑战】PCIe 每日一问一答(2022.02 归档)
5657 1
【毅力挑战】PCIe 每日一问一答(2022.02 归档)
【AXI】解读AXI协议中的burst突发传输机制
【AXI】解读AXI协议中的burst突发传输机制
【AXI】解读AXI协议中的burst突发传输机制