暂时未有相关云产品技术能力~
暂无个人介绍
如何将算法翻译成RTL(四)有符号数的加减法实现
如何将算法翻译成RTL(三):Verilog中的Signed本质及用法
深入理解AMBA总线协议(AXI总结篇)
流水线中的握手与反压
深入理解AMBA总线(十九)AXI4新增信号以及AXI4-lite
如何将算法翻译成RTL(二):带小数的加减法实现
如何将算法翻译成RTL(一):溢出保护
如何将算法翻译成RTL(零):绪论
深入理解AMBA总线(十八)一个简单的AXI2SRAM设计
深入理解AMBA总线(十七)AXI是如何提高性能的
深入理解AMBA总线(十六)AXI设计的关键问题(二)
深入理解AMBA总线(十六)AXI设计的关键问题
深入理解AMBA总线(十五)AXI-stream
深入理解AMBA总线(十四)AXI Ordering Model、非对齐访问等
深入理解AMBA总线(十三)AXI原子访问机制和AXI响应
深入理解AMBA总线(十二)AXI突发传输和AXI控制信号
深入理解AMBA总线(十一)AXI协议导论
深入理解AMBA总线(十)AHB Bus Matrix以及AHB的局限性
深入理解AMBA总线(九)AHB2SRAM设计
深入理解AMBA总线(八)AHB2APB同步桥设计
深入理解AMBA总线(七)AHB设计要点和AHB2APB同步桥设计前言
深入理解AMBA总线(六)AHB-lite Slave响应和其它控制信号
深入理解AMBA总线(五)AHB-lite Transfer进阶
深入理解AMBA总线(四)AHB-lite总线
深入理解AMBA总线(三)APB interconnect的补充
深入理解AMBA总线(二)APB slave设计
深入理解AMBA总线(一)APB总线入门(下)
深入理解AMBA总线(一)APB总线入门
深入理解AMBA总线(零)绪论
SoC系统的低功耗设计(三)功耗降低技术(二)
SoC系统的低功耗设计(三)功耗降低技术
SoC系统的低功耗设计(二)功耗分析
SoC系统的低功耗设计(一)绪论
快速入门数字芯片设计,UCSD ECE111(十二)Testbench和VHDL
快速入门数字芯片设计,UCSD ECE111(十一)Project的一些注意事项
快速入门数字芯片设计,UCSD ECE111(九)FPGA vs ASIC(三)
快速入门数字芯片设计,UCSD ECE111(九)FPGA vs ASIC
快速入门数字芯片设计,UCSD ECE111(八)更深入了解SystemVerilog
快速入门数字芯片设计,UCSD ECE111(六)SHA256哈希算法的状态机实现
快速入门数字芯片设计,UCSD ECE111(五)Project1&2
快速入门数字芯片设计,UCSD ECE111(四)深入理解状态机(下)
快速入门数字芯片设计,UCSD ECE111(四)深入理解状态机
快速入门数字芯片设计,UCSD ECE111(三)System Verilog时序逻辑
快速入门数字芯片设计,UCSD ECE111(一)Introduction(下)
快速入门数字芯片设计,UCSD ECE111(一)Introduction
牛客网Verilog刷题(2)
AHB-lite basic transfer
Assertion检查
HDLBits: 在线学习Verilog(Problem 120-126)