英特尔开始发售英特尔Stratix 10 TX FPGA

简介:

英特尔正在发售英特尔 Stratix 10 FPGA 产品家族的所有产品,包括:英特尔 Stratix 10 GX FPGA(带 28G 收发器)、英特尔 Stratix 10 SX FPGA(基于嵌入式四核 ARM* 处理器)、英特尔 Stratix 10 MX FPGA(带 HBM 内存)以及新推出的 Stratix 10 TX FPGA(带 58G 收发器)。英特尔 Stratix 10 FPGA 系列采用了英特尔 14 纳米 FinFET 制程和一流的封装技术,包括 EMIB。

Stratix 10 TX系列英特尔的EMIB技术.jpg

通过将 FPGA 与 58G PAM4 技术相结合,英特尔 Stratix 10 TX FPGA 可提供比传统解决方案高一倍的收发器带宽性能。这种出色的带宽性能使得英特尔 Stratix 10 TX FPGA 成为下一代应用必不可少的连接解决方案,包括光传输网络、网络功能虚拟化 (NFV)、企业网络、云服务提供商等对高带宽要求极为迫切的 5G 网络应用。

英特尔 Stratix 10 TX FPGA 提供多达 144 个收发器通道和 1 到 58 Gbps 的串行数据速率,可有效推动网络、NFV 和光传输解决方案的未来发展。这些强大的性能组合提供了比现有 FPGA 更高的总带宽,让架构师可将传输速度扩展到 100G、200G 和 400G。通过支持双模调制、58G PAM4 和 30G NRZ,该产品让新的基础设施可获得 58G 的数据速率,同时保持与现有网络基础设施的向后兼容。包括 100GE MAC和 FEC 在内的各种硬知识产权 (IP) 内核可提供优化的性能、延迟和功耗特性。

  英特尔可编程解决方案事业部营销副总裁 Reynette Au 表示:“在这个智能、互联的世界中,每天都有数十亿台设备在生成海量数据,这些数据需要利用快速、灵活且可扩展的连接解决方案进行处理。凭借 Stratix 10 TX FPGA,英特尔将继续为架构师提供更高的收发器带宽和硬知识产权,以满足其对于更高速度、更高密度连接的巨大需求。”

相关文章
|
存储 编解码 数据挖掘
英特尔推出新一代Stratix 10 FPGA加速卡:性能提升3倍
去年 10 月,英特尔发布了面向服务器的 FPGA 计算卡 Arria 10,并于今年 4 月宣布其已被部署在主流服务器中。时间仅过去不到一年,我们就看到了 Arria 的继任者。9 月 26 日,这家芯片科技巨头宣布推出 Stratix 10 SX FPGA 的全新可编程加速卡。
543 0
英特尔推出新一代Stratix 10 FPGA加速卡:性能提升3倍
|
人工智能 数据安全/隐私保护 异构计算
|
26天前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的16QAM调制+软解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本项目基于FPGA实现了16QAM基带通信系统,包括调制、信道仿真、解调及误码率统计模块。通过Vivado2019.2仿真,设置不同SNR(如8dB、12dB),验证了软解调相较于传统16QAM系统的优越性,误码率显著降低。系统采用Verilog语言编写,详细介绍了16QAM软解调的原理及实现步骤,适用于高性能数据传输场景。
131 69
|
1月前
|
移动开发 算法 数据安全/隐私保护
基于FPGA的QPSK调制+软解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本文介绍了基于FPGA的QPSK调制解调系统,通过Vivado 2019.2进行仿真,展示了在不同信噪比(SNR=1dB, 5dB, 10dB)下的仿真效果。与普通QPSK系统相比,该系统的软解调技术显著降低了误码率。文章还详细阐述了QPSK调制的基本原理、信号采样、判决、解调及软解调的实现过程,并提供了Verilog核心程序代码。
67 26
|
2月前
|
算法 异构计算
基于FPGA的4ASK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本文介绍了基于FPGA的4-ASK调制解调系统的算法仿真效果、理论基础及Verilog核心程序。仿真在Vivado2019.2环境下进行,分别测试了SNR为20dB、15dB、10dB时的性能。理论部分概述了4-ASK的工作原理,包括调制、解调过程及其数学模型。Verilog代码实现了4-ASK调制器、加性高斯白噪声(AWGN)信道模拟、解调器及误码率计算模块。
65 8
|
2月前
|
算法 物联网 异构计算
基于FPGA的4FSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本文介绍了基于FPGA的4FSK调制解调系统的Verilog实现,包括高斯信道模块和误码率统计模块,支持不同SNR设置。系统在Vivado 2019.2上开发,展示了在不同SNR条件下的仿真结果。4FSK调制通过将输入数据转换为四个不同频率的信号来提高频带利用率和抗干扰能力,适用于无线通信和数据传输领域。文中还提供了核心Verilog代码,详细描述了调制、加噪声、解调及误码率计算的过程。
65 11
|
2月前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的1024QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本文介绍了基于FPGA的1024QAM调制解调系统的仿真与实现。通过Vivado 2019.2进行仿真,分别在SNR=40dB和35dB下验证了算法效果,并将数据导入Matlab生成星座图。1024QAM调制将10比特映射到复数平面上的1024个星座点之一,适用于高数据传输速率的应用。系统包含数据接口、串并转换、星座映射、调制器、解调器等模块。Verilog核心程序实现了调制、加噪声信道和解调过程,并统计误码率。
52 1
|
3月前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的64QAM基带通信系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本文介绍了基于FPGA的64QAM调制解调通信系统的设计与实现,包括信号生成、调制、解调和误码率测试。系统在Vivado 2019.2中进行了仿真,通过设置不同SNR值(15、20、25)验证了系统的性能,并展示了相应的星座图。核心程序使用Verilog语言编写,加入了信道噪声模块和误码率统计功能,提升了仿真效率。
63 4

热门文章

最新文章