使用Verilog实现FPGA偶数/奇数分频电路设计并使用modelsim仿真

简介: 本人地大14级师兄,如果有学弟学妹搜到这个评论一个呗! 一、设计要求 编写VerilogHDL程序,实现如下功能: 输入时钟信号和复位/信号,实现4分频/5分频,占空比为1:1.   二、设计思路 1.偶数分频 假设为N分频,计数到N/2-1时,时钟翻转、计数清零,如此循环就可以得到N(偶)分频   2.奇数分频(占空比为50%) (1)假设为N分频,取一个进行上升沿触发的模N计数,触发时钟翻转后,经过(N-1)/2再次进行翻转,得到一个占空比非50%奇数N频时钟。

本人地大14级师兄,如果有学弟学妹搜到这个评论一个呗!


一、设计要求

编写VerilogHDL程序,实现如下功能:

输入时钟信号和复位/信号,实现4分频/5分频,占空比为1:1.

 

二、设计思路

1.偶数分频

假设为N分频,计数到N/2-1时,时钟翻转、计数清零,如此循环就可以得到N(偶)分频

 

2.奇数分频(占空比为50%

(1)假设为N分频,取一个进行上升沿触发的模N计数,触发时钟翻转后,经过(N-1/2再次进行翻转,得到一个占空比非50%奇数N频时钟。再取一个同时进行下降沿触发的模N计数,触发时钟翻转后,同样经过(N-1/2时,输出时钟再次翻转生成占空比非50%的奇数N分频时钟。两个时钟进行相或运算,得到占空比为50%的奇数n分频时钟。

(2)(1)相似,取两个都是上升沿触发的模N计数,一个是(N-1/2时翻转,另一个是(N+1/2时翻转。两个时钟进行相或运算,得到占空比为50%的奇数n分频时钟。

(3)小数分频

本次使用思路(1)

 

三、Verilog代码及说明


1.      偶数分频

module FreqDivFour(CLK , CLK_Out, rst);      //四分频,括号内只能是输入输出型

input CLK,rst;

output CLK_Out ;

reg[1:0] cnt;

reg CLK_Out ;                                                   //可为寄存器输出型

 

always@(posedge CLK or negedge rst)

begin

       if(!rst)     begin      cnt<= 0; CLK_Out <= 0; end

       else if(cnt == 1)      

begin

                        CLK_Out<=~ CLK_Out;           //时钟翻转

                        cnt<= 0;                                   //计数清零

                        end

                elsecnt <= cnt + 1;

end

endmodule



2.      奇数分频(占空比为50%

 

module FreqDivFive(CLK , CLK_Out, rst);       //五分频

input CLK,rst;

output CLK_Out ;

reg[2:0] cnt_One, cnt_Two;

reg CLK_One,CLK_Two;

 

always@(posedge CLK or negedge rst)          //上升沿触发

begin

       if(!rst)     begin cnt_One <= 0; CLK_One <=0; end

       else

       begin

       if(cnt_One== 4)                               

                cnt_One<= 0;                          //计数清零

       else

                cnt_One<= cnt_One + 1;

       if(cnt_One== 1)                               

                CLK_One<=~ CLK_One;          //时钟翻转

       elseif(cnt_One == 3)                               

                CLK_One<=~ CLK_One;          //时钟翻转

       end

end

 

always@(negedge CLK or negedge rst)          //下降沿触发

begin

       if(!rst)     begin cnt_Two <= 0; CLK_Two <= 0; end

       else

       begin

       if(cnt_Two== 4)

                cnt_Two<= 0;                          //计数清零

       else 

                cnt_Two<= cnt_Two + 1;

       if(cnt_Two== 1)                               

                CLK_Two<=~CLK_Two;           //时钟翻转

       elseif(cnt_Two == 3)                               

                CLK_Two<=~CLK_Two;           //时钟翻转

       end

end

 

assign CLK_Out = CLK_One | CLK_Two;         //两输出波形相或运算,assign只能是net

 

endmodule 

 

四、实验结果及分析

    

1.偶数分频


 


2.奇数分频(占空比为50%


 


附件:modelsim测试代码


// Generated on "03/22/201721:49:38"

                                                                               

// Verilog Test Bench template for design :FreqDivFour

//

// Simulation tool : ModelSim-Altera (Verilog)

//

 

`timescale 1 ps/ 1 ps

module FreqDivFour_vlg_tst();

// constants                                          

// general purpose registers

reg eachvec;

// test vector input registers

reg CLK;

reg rst;

// wires                                              

wire CLK_Out;

 

// assign statements (if any)                         

FreqDivFour i1 (

// port map - connection between masterports and signals/registers  

       .CLK(CLK),

       .CLK_Out(CLK_Out),

       .rst(rst)

);

initial                                               

begin                                                 

// code that executes only once                       

// insert code here --> begin                         

 CLK= 0;

 forever

 #10CLK=~CLK;

// --> end                                            

$display("Runningtestbench");                      

end      

 

initial

begin

rst = 0;

#1000 rst=1;

#1000;

$stop;

end

                                            

always                                                

// optional sensitivity list                          

// @(event1 or event2 or .... eventn)                 

begin                                                 

// code executes for every event on sensitivitylist  

// insert code here --> begin                         

                                                      

@eachvec;                                             

// --> end                                            

end                                                   

endmodule

 

目录
相关文章
|
8月前
|
机器学习/深度学习 算法 异构计算
m基于FPGA的多通道FIR滤波器verilog实现,包含testbench测试文件
本文介绍了使用VIVADO 2019.2仿真的多通道FIR滤波器设计。展示了系统RTL结构图,并简述了FIR滤波器的基本理论,包括单通道和多通道的概念、常见结构及设计方法,如窗函数法、频率采样法、优化算法和机器学习方法。此外,还提供了Verilog核心程序代码,用于实现4通道滤波器模块,包含时钟、复位信号及输入输出接口的定义。
281 7
|
8月前
|
算法 异构计算
m基于FPGA的电子钟verilog实现,可设置闹钟,包含testbench测试文件
该文介绍了基于FPGA的电子钟设计,利用Vivado2019.2平台进行开发并展示测试结果。电子钟设计采用Verilog硬件描述语言,核心包括振荡器、分频器和计数器。时间显示为2个十进制格式,闹钟功能通过存储器和比较器实现,当当前时间等于设定时间时触发。文中给出了Verilog核心程序示例,展示了时钟信号、设置信号及输出的交互。
278 2
|
6天前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的变步长LMS自适应滤波器verilog实现,包括testbench
### 自适应滤波器仿真与实现简介 本项目基于Vivado2022a实现了变步长LMS自适应滤波器的FPGA设计。通过动态调整步长因子,该滤波器在收敛速度和稳态误差之间取得良好平衡,适用于信道均衡、噪声消除等信号处理应用。Verilog代码展示了关键模块如延迟单元和LMS更新逻辑。仿真结果验证了算法的有效性,具体操作可参考配套视频。
99 74
|
14天前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的信号发生器verilog实现,可以输出方波,脉冲波,m序列以及正弦波,可调整输出信号频率
本项目基于Vivado2019.2实现信号发生器,可输出方波、脉冲波、m随机序列和正弦波。完整程序无水印,含详细中文注释与操作视频。FPGA技术使信号发生器精度高、稳定性强、功能多样,适用于电子工程、通信等领域。方波、脉冲波、m序列及正弦波的生成原理分别介绍,代码核心部分展示。
|
5天前
|
存储 编解码 算法
基于FPGA的直接数字频率合成器verilog实现,包含testbench
本项目基于Vivado 2019.2实现DDS算法,提供完整无水印运行效果预览。DDS(直接数字频率合成器)通过数字信号处理技术生成特定频率和相位的正弦波,核心组件包括相位累加器、正弦查找表和DAC。相位累加器在每个时钟周期累加频率控制字,正弦查找表根据相位值输出幅度,DAC将数字信号转换为模拟电压。项目代码包含详细中文注释及操作视频。
|
8月前
|
编解码 算法 异构计算
基于FPGA的NC图像质量评估verilog实现,包含testbench和MATLAB辅助验证程序
在Vivado 2019.2和Matlab 2022a中测试的图像质量评估算法展示了效果。该算法基于NC指标,衡量图像与原始图像的相似度,关注分辨率、色彩深度和失真。提供的Verilog代码段用于读取并比较两个BMP文件,计算NC值。
|
8月前
|
算法 异构计算
m基于FPGA的MPPT最大功率跟踪算法verilog实现,包含testbench
该内容包括三部分:1) 展示了Vivado 2019.2和Matlab中关于某种算法的仿真结果图像,可能与太阳能光伏系统的最大功率点跟踪(MPPT)相关。2) 简述了MPPT中的爬山法原理,通过调整光伏电池工作点以找到最大功率输出。3) 提供了一个Verilog程序模块`MPPT_test_tops`,用于测试MPPT算法,其中包含`UI_test`和`MPPT_module_U`两个子模块,处理光伏电流和电压信号。
86 1
|
6月前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的MSK调制解调系统verilog开发,包含testbench,同步模块,高斯信道模拟模块,误码率统计模块
升级版FPGA MSK调制解调系统集成AWGN信道模型,支持在Vivado 2019.2中设置不同SNR仿真误码率。示例SNR值从0到15,结果展示解调质量随SNR提升。MATLAB仿真验证了MSK性能,图片显示了仿真结果。 ### 理论概要 研究聚焦于软件无线电中的MSK调制解调,利用Verilog实现。MSK是一种相位连续、恒包络的二进制调制技术,优点包括频谱效率高。系统采用无核设计,关键模块包括调制器、解调器和误码检测。复位、输入数据、中频信号等关键信号通过Verilog描述,并通过Chipscope在线观察。
127 6
基于FPGA的MSK调制解调系统verilog开发,包含testbench,同步模块,高斯信道模拟模块,误码率统计模块
|
6月前
|
C语言 芯片 异构计算
FPGA新起点V1开发板(六-语法篇)——verilog简介+基础语法
FPGA新起点V1开发板(六-语法篇)——verilog简介+基础语法
|
7月前
|
算法 计算机视觉 异构计算
基于FPGA的图像一维FFT变换IFFT逆变换verilog实现,包含tb测试文件和MATLAB辅助验证
```markdown ## FPGA 仿真与 MATLAB 显示 - 图像处理的 FFT/IFFT FPGA 实现在 Vivado 2019.2 中仿真,结果通过 MATLAB 2022a 展示 - 核心代码片段:`Ddddddddddddddd` - 理论:FPGA 实现的一维 FFT/IFFT,加速数字信号处理,适用于高计算需求的图像应用,如压缩、滤波和识别 ```

热门文章

最新文章