门电路知识点总结-3

简介: 门电路知识点总结

门电路知识点总结-2

https://developer.aliyun.com/article/1508022

五、漏极开路输出门电路(OD门) (Open-Drain Output)


为了满足输出电平变换、吸收大负载电流以及实现线与连接等需求,有时将输出级电路结构改成一个漏级开路输出的MOS管,构成漏级开路输出门电路。


image.png


线与的概念:即两个输出端(包括两个以上)直接互连就可以实现“AND”的逻辑功能,常见有I2C

六、CMOS传输门 传输门(Transmission Gate)

CMOS传输门是一种由控制信号来控制电路通断的门电路,利用PMOS和NMOS的互补性组成


异或门:


53a887558b218e863d0558b7d1f6e2e0_8bce558007444ab8b49e717eeddac11e.png


模拟开关:


253b3e5d3acf47f8278cd6543d1c4ef7_0d40b638ab464587bce50c29a5ee3a77.png


七、三态输出的CMOS门电路 高阻态(High-Impedance State)

三态输出门电路的输出除了高、低电平外,还有第三个状态-高阻态。 因这种电路结构总是接在集成电路的输出端,所以也将这种电路称为 输出缓冲器。

八、CMOS集成电路的闩(shuān)锁效应

1.什么是闩锁效应

锁定效应(Latch-Up)也称可控硅效应(Silicon Controlled Rectifer)是CMOS电路中一个特有的问题。

详解可看:闩锁效应(Latch-up)详解 - 知乎 (zhihu.com)

2.输入电路的过流保护


3.CMOS电路锁定效应的防护


九、常见类型的TTL门电路

1.与非门


8ae78e174e40ad3a0967ea9dda5093bd_2ce554c580024240a807a55e58062bed.png

2.多发射极三极管


3.或非门


4.与或非门

8024bb3b0cb1559afd1a1a646e9ac64c_286a7bba41de4df8b59b7c60e0739d37.png


5.异或门

image.png


6.OC门和线与

image.png


7.反相器

8.三态门

2ccbf5345464061bda521267e117c2a0_a655c18a580843d3a8b62becf555a36c.png

相关文章
|
7月前
|
数据挖掘 芯片
|
7月前
|
C++ 内存技术
【期末不挂科-单片机考前速过系列P8】(第八章:21题速过AT89S51单片机的内部硬件结构)经典例题盘点(带图解析)
【期末不挂科-单片机考前速过系列P8】(第八章:21题速过AT89S51单片机的内部硬件结构)经典例题盘点(带图解析)
|
7月前
|
存储 芯片
【期末不挂科-单片机考前速过系列P12】(第十二章:单片机的并行拓展例题)经典例题盘点(带图解析)
【期末不挂科-单片机考前速过系列P12】(第十二章:单片机的并行拓展例题)经典例题盘点(带图解析)
蓝桥杯之单片机学习(二十七)——电子钟(附题目和完整代码)
蓝桥杯之单片机学习(二十七)——电子钟(附题目和完整代码)
151 0
蓝桥杯之单片机学习(二十七)——电子钟(附题目和完整代码)
|
缓存
蓝桥杯之单片机学习(十一)——串口通信的基本原理与应用
蓝桥杯之单片机学习(十一)——串口通信的基本原理与应用
401 0
蓝桥杯之单片机学习(十一)——串口通信的基本原理与应用
|
SQL 算法 Java
【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门
硬件工程师近年来也开始慢慢吃香,校招进大厂年薪总包不下30-40w的人数一大把!而且大厂人数并没有饱和! - 本期是【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门,有不懂的地方可以评论进行讨论!
【Verilog刷题篇】硬件工程师从0到入门3|组合逻辑复习+时序逻辑入门