PADS新建多门元器件

简介: 当元器件引脚比较多或者门概念十分清晰的时候,可以将元器件做成多门元器件。比如一颗MCU的引脚很多,如果只用一个门,那么引脚太多分不清。可以按照功能分成多个门,比如电源部分作为一个门,晶振、复位等系统引脚作为一个门,IO引脚作为一个门等等。再比如多运放芯片,可以一个运放作为一个门。下面就以双运放芯片MCP6002为例,如下图所示:

     当元器件引脚比较多或者门概念十分清晰的时候,可以将元器件做成多门元器件。比如一颗MCU的引脚很多,如果只用一个门,那么引脚太多分不清。可以按照功能分成多个门,比如电源部分作为一个门,晶振、复位等系统引脚作为一个门,IO引脚作为一个门等等。再比如多运放芯片,可以一个运放作为一个门。下面就以双运放芯片MCP6002为例,如下图所示:

640.png

     打开库管理器,点击“元件”,点击“新建”进入元器件编辑器,如下图所示:

640.png

       在元件编辑器中,点击“编辑电参数”图标,在弹出的窗口中选择“门”标签,如下图所示:

640.png

640.png

      点击“添加”按钮,添加两个门,分别为门A和门B,如下图所示:

640.png

  添加几个门根据实际情况,因为我们这里是双门元器件,所以就添加两个。添加完之后点击确定,会弹出没有门封装的文本提示,可以不用理会,因为我们接下来就是要新建门封装。

        接下来点击“编辑图形”按钮,在弹出的选择门封装窗口中可以看到有两个门(Gate AGate B)可以选择,这里我们先选择Gate A,输入封装名称,这里我们使用元器件的名称MCP6002,点击确定。如下图所示:

640.png

640.png

      弹出提示封装不存在,直接点击确定即可,如下图所示:

640.png

     接着我们新建第一个门封装的图形,这个在之前的新建元器件中讲过,这里不重复了。两个输入一个输出,再加上两个电源引脚,如下图所示:

640.png

点击“文件”->“返回至元器件”,弹出提示,保存更改即可。

再次点击“编辑图形”按钮,选择Gate B重复以上步骤,这里需要注意,因为第二个门不需要再加入电源引脚了,所以这里在输入封装名称时使用MCP6002A,如下图所示:

640.png

640.png

     最后返回元器件,可以看到两个门封装,如下图所示:

640.jpg

     在点击“编辑电参数”,点击“门”标签,可以看到两个门都有对应的CAE封装,如下图所示:

640.png

      到这里多门元器件新建完成,添加封装和单个门的步骤一样,这里就不重复了,保存一下,如下图所示:

640.png

     我们在原理图中看一下效果,首先附着在鼠标上的带电源引脚的Gate A,单击放置之后,默认不带电源引脚的Gate B附着在鼠标上,单击放置之后,带电源引脚的Gate A又附着在鼠标上,如此循环。如下图所示:


640.png

640.png

640.png

640.png

     可以看到原理图上放置了3个门,但实际上只有两个元器件,因为该元器件是双门的,如下图所示:

640.png

 对于更多门的元件再新建Gate CGate D即可,有问题可以在下方留言。

----------------------------- End -------------------------------

相关文章
|
传感器 算法 API
ESP-IDF Modbus 主站示例程序
ESP-IDF Modbus 主站示例程序
624 0
Altium Designer导出Gerber文件的步骤
在设计好PCB之后就需要发出去制作,一般我们都会选择发送Gerber文件。当然也可以发送PCB原文件,只不过这样没有保密性,这个根据自己的实际情况来选择。如果PCB对于保密性没有要求,自己对工艺又不是很了解的话,为了方便可以直接发送PCB原文件。这里还是建议大家导出Gerber文件做比较好,下面我们就来看一下Altium Designer如何导出Gerber文件。
5542 0
什么是阻抗匹配?如何在设计中使用阻抗匹配变压器
如果你是一名 RF 设计工程师或任何使用过无线电的人,那么“阻抗匹配”一词应该不止一次让你印象深刻。该术语至关重要,因为它直接影响传输功率,从而影响我们无线电模块的范围。本文旨在帮助您从基础了解什么是阻抗匹配,并帮助您使用最常用的阻抗匹配变压器设计自己的阻抗匹配电路。所以,一起来了解下吧。
6161 1
什么是阻抗匹配?如何在设计中使用阻抗匹配变压器
Cadence(OrCAD)原理图导入到PADS Layout遇到的问题和解决方法
先在Cadence中导出原理图的网表,当然这里的网表是PADS Layout支持的.asc格式,然后在PADS Layout导入该网表文件,最终出现提示错误的文本文件,没有导入成功。
2248 2
|
8月前
|
人工智能 Cloud Native 容灾
深圳农商银行三代核心系统全面投产 以云原生架构筑牢数字化转型基石
深圳农商银行完成第三代核心系统全面上云,日均交易超3000万笔,峰值处理效率提升2倍以上。扎根深圳70余年,与阿里云共建“两地三中心”分布式云平台,实现高可用体系及全栈护航。此次云原生转型为行业提供可复制样本,未来将深化云计算与AI合作,推动普惠金融服务升级。
618 17
STM32CubeMX时钟树(72MHZ主频配置)
STM32CubeMX时钟树(72MHZ主频配置)
1338 0
PADS Router进行PCB布线的基本操作
PCB布局好之后就可以进行布线。在PADS Layout中点击工具栏右边的“PADS Router”图标导入到PADS Router进行布线。如下图所示:
1748 0
PADS Layout设计PCB时的铺铜基本步骤
PCB布线完成之后,就需要进行铺铜(覆铜),铺铜主要是大面积接地,增加导地性,同时可以散热。关于铺铜的作用,有兴趣的话可以上网多了解一些。
5234 0
PADS Logic将原理图导入到PCB
原理图是使用PADS Logic进行设计的,原理图设计完成之后,需要导入到PADS Layout进行PCB设计,导入方法如下: 点击标准工具栏右边的PADS Layout图标,如下图所示:
2536 0
|
存储 编译器 Linux
完全理解ARM启动流程:Uboot-Kernel
完全理解ARM启动流程:Uboot-Kernel
1646 0