基于Verilog HDL与虚拟实验平台的计算机组成与CPU实验第二章:FPGA验证流程与远程实验平台

简介: 基于Verilog HDL与虚拟实验平台的计算机组成与CPU实验第二章:FPGA验证流程与远程实验平台

1单选(2分)

远程实验平台推荐使用的浏览器为

得分/总分

A.谷歌浏览器

B.微软IE浏览器

C.火狐浏览器

D.其他浏览器

正确答案:A

2单选(2分)

登录远程实验平台的用户名是

得分/总分

A.QQ号

B.身份证号

C.手机号

D.学号

正确答案:D

3单选(2分)

登录远程实验平台的初始密码是

得分/总分

A.12345678

B.学号

C.手机号

D.123456

正确答案:A

4单选(2分)

开关S1控制的数码管段的编号是

得分/总分

A.段b

B.段g

C.段c

D.段h(小数点)

正确答案:A

5单选(2分)

开关S3控制的数码管段的编号是

得分/总分

A.段h(小数点)

B.段e

C.段f

D.段d

正确答案:D

6单选(2分)

开关S4控制的数码管段的编号是

得分/总分

A.段f

B.段c

C.段e

D.段g

正确答案:C

7单选(2分)

开关S6控制的数码管段的编号是

得分/总分

A.段g

B.段e

C.段d

D.段h(小数点)

正确答案:A

8单选(2分)

开关S7控制的数码管段的编号是

得分/总分

A.段h(小数点)

B.段g

C.段c

D.段a

正确答案:A

9判断(2分)

实验平台的虚拟面板和LabBoard_TOP模块对应的。

得分/总分

正确答案:×

10判断(2分)

虚拟面板的虚拟元件是根据添加顺序和HDL代码对应的。

正确答案:×

11判断(2分)

虚拟实验是以真实的硬件实验板为基础,通过软件界面进行实验操作。

得分/总分

正确答案:√

12填空(2分)

远程FPGA实验平台的网址是:https://____.ujs.edu.cn。(全部小写

welab

正确答案:welab

13填空(2分)

‍远程实验板的数码管是“共阴极”的还是“共阳极”的?

正确答案:共阳极

14填空(2分)

‍数码管的段是“高电平”点亮还是“低电平”点亮?

正确答案:低电平

15填空(2分)

LED指示灯点亮时的驱动电平是“高电平”还是“低电平”?

高电平


目录
相关文章
|
5天前
|
机器学习/深度学习 算法 异构计算
m基于FPGA的多通道FIR滤波器verilog实现,包含testbench测试文件
本文介绍了使用VIVADO 2019.2仿真的多通道FIR滤波器设计。展示了系统RTL结构图,并简述了FIR滤波器的基本理论,包括单通道和多通道的概念、常见结构及设计方法,如窗函数法、频率采样法、优化算法和机器学习方法。此外,还提供了Verilog核心程序代码,用于实现4通道滤波器模块,包含时钟、复位信号及输入输出接口的定义。
20 7
|
2月前
|
算法 异构计算
基于FPGA的ECG信号滤波与心率计算verilog实现,包含testbench
基于FPGA的ECG信号滤波与心率计算verilog实现,包含testbench
|
2月前
|
存储 缓存 算法
基于FPGA的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
基于FPGA的图像双边滤波实现,包括tb测试文件和MATLAB辅助验证
|
25天前
|
芯片 异构计算
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管(三)
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管
|
1月前
|
传感器 算法 计算机视觉
基于肤色模型和中值滤波的手部检测算法FPGA实现,包括tb测试文件和MATLAB辅助验证
该内容是关于一个基于肤色模型和中值滤波的手部检测算法的描述,包括算法的运行效果图和所使用的软件版本(matlab2022a, vivado2019.2)。算法分为肤色分割和中值滤波两步,其中肤色模型在YCbCr色彩空间定义,中值滤波用于去除噪声。提供了一段核心程序代码,用于处理图像数据并在FPGA上实现。最终,检测结果输出到"hand.txt"文件。
|
1月前
|
算法 异构计算
m基于FPGA的电子钟verilog实现,可设置闹钟,包含testbench测试文件
该文介绍了基于FPGA的电子钟设计,利用Vivado2019.2平台进行开发并展示测试结果。电子钟设计采用Verilog硬件描述语言,核心包括振荡器、分频器和计数器。时间显示为2个十进制格式,闹钟功能通过存储器和比较器实现,当当前时间等于设定时间时触发。文中给出了Verilog核心程序示例,展示了时钟信号、设置信号及输出的交互。
28 2
|
1月前
|
算法 异构计算
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
m基于FPGA的RS+卷积级联编译码实现,RS用IP核实现,卷积用verilog实现,包含testbench测试文件
13 0
|
2天前
|
算法 计算机视觉 异构计算
基于FPGA的图像累积直方图verilog实现,包含tb测试文件和MATLAB辅助验证
该内容展示了FPGA实现图像累积直方图的算法。使用Vivado2019.2和matlab2022a,通过FPGA的并行处理能力优化图像处理。算法基于像素值累加分布,计算图像中像素值小于等于特定值的像素个数。核心代码为`test_image`模块,读取二进制图像文件并传递给`im_hist`单元,生成直方图和累积直方图。
|
1月前
|
机器人 大数据 异构计算
在实用化人形机器人研发流程中深入应用FPGA技术的流程图(基于工信部《人形机器人创新发展指导意见》)(版本A)
这个流程图将人形机器人视为一个多入多出的反馈控制系统,针对实现工信部《人形机器人创新发展指导意见》所要求的以应对真实场景下的复杂环境与任务、应对突发情况为特征的实用化人形机器人功能需求,在基于CPU+软件体系结构的人形机器人控制系统之中涉及多通道并行处理且需精准协同、强实时性(低延迟量+低延迟抖动量)、大运算量、大数据传输量且构成实时性性能瓶颈的环节中导入FPGA。
17 0