2.1.1进位计数制

简介: 2.1.1进位计数制

进位计数制

1.1 最古老的技术方法

数值想要表示的数字越大,罗马数值就不行了

1.2 十进制计数法

十进制:975=9x102+7x101+5x100

1.3 r进制计数法

以小数点为中心,左边为正,右边为负,由此类推得其他进制

为什么计算机会使用二进制计数:

  1. 了使用两个稳定状态的物理器件表示
  2. 0,1正好对应逻辑值假、真。方便实现逻辑运算
  3. 可很方便的使用逻辑门电路实现算数运算

1.4 任意机制->十进制

1.5 二进制->八进制、十六进制

二进制->八进制

二进制的每一位数代表0和1的两种情况,所以占两位

要表示八进制就需要3个数 2x2x2=8

二进制->十六进制

八进制->二进制

十六进制->二进制

1.6 各进制的常见书写方式

1.7 十进制->二进制(拼凑法)

1.8 真值、机器数

真值:符合人类习惯的数字

机器码:数字实际存到机器里的形式,正负号需要被数字化

相关文章
|
7月前
|
存储
【机组期末速成】计算机的运算方法|进制转换|无符号数与有符号数|数的定点表示与浮点表示|定点运算
【机组期末速成】计算机的运算方法|进制转换|无符号数与有符号数|数的定点表示与浮点表示|定点运算
191 0
【408计算机组成原理】—进位计数制(二)
【408计算机组成原理】—进位计数制(二)
|
7月前
|
C++
比特位计数(C++)
比特位计数(C++)
61 0
【408计算机组成原理】—加减运算和溢出判断(八)
【408计算机组成原理】—加减运算和溢出判断(八)
加减运算电路的介绍
加减运算电路 引言: 加减运算电路是计算机中常见的一种电路,它能够对数字进行加法和减法运算。本文将介绍加减运算电路的原理、设计和应用。 一、加法运算电路 加法运算电路是实现数字加法的关键部分。它能够将两个二进制数相加,并输出它们的和。 1. 半加器 半加器是加法运算电路的基本单元。它能够对两个二进制位进行加法运算,并输出它们的和与进位。半加器的逻辑电路图如下: (图1:半加器逻辑电路图) 半加器的真值表如下: (表1:半加器真值表) 从真值表可以看出,半加器的和输出位等于两个输入位的异或运算结果,进位输出位等于两个输入位的与运算结果。 2. 全加器 全加器是由两个半加器组成的加
361 0
|
存储 程序员
5.1.1_进位计数制
计算机组成原理之进位计数制
257 0
|
人工智能 BI
5.2.2_并行进位加法器
计算机组成原理之并行进位加法器
278 0
5.2.2_并行进位加法器
|
算法 C# C语言
取高八位与低八位,高八位与低八位合并
取高八位与低八位,高八位与低八位合并
590 0
取高八位与低八位,高八位与低八位合并
2.2.4加减运算和溢出判断
2.2.4加减运算和溢出判断
|
异构计算
【ALU】32-bit低时延高速整数ALU的设计|超前进位加法器
【ALU】32-bit低时延高速整数ALU的设计|超前进位加法器
【ALU】32-bit低时延高速整数ALU的设计|超前进位加法器