FPGA(0)--quartusⅡ安装

简介: FPGA(0)--quartusⅡ安装

(假设光盘驱动器号为 E, 所有软件安装到 D 分区)


1.运行e:\QuartusII9.0 \ isetup.exe,直接点击“next”,一直到完成安装

2.设安装路径和目录为:d:\altera\quartus9.0 和 d:\altera\qdesigns9.0


20210718001145543.png


选择next


20210718001224250.png

选择上面选项


20210718001242903.png


选择安装盘


20210718001259122.png

一直next等待安装完成。完成以后再安装一下编程驱动:黑色的文件


20210718001338706.png


3.安装完成以后,将文件e:\QuartusII9.0 \ 9.0crak \ sys_cpt.dll

覆盖安装目录下d:\altera\quartus9.0 \bin中的sys_cpt.dll


4.设置lecense.dat文件

查找网卡号:桌面上点击:quartusii9.0,会出现如下界面:


20210718001412444.png

选择第三个


20210718001428754.png

涂黑的是本机的网卡号,复制一下


5.用记事本方式打开:\9.0crak\q9.0


2021071800150918.png


点击编辑->替换


20210718001525682.png


把原有的网卡好替换成刚才复制的本机的网卡好,要全部替换。


20210718001555165.png


替换以后保存好文件,将将保存好的授权文件:q9.0.dat COPY到d:\altera\quartus9.0目录。


打开(启动)已安装好的 QUARTUSII。


2021071800175680.png


选择第三选项


6.选择菜单“Tools”,在License file栏中选择文件d:\altera\quartus9.0 \ q9.0.dat双击


20210718001824704.png


点击“OK”,关闭此栏


关闭QUARTUSII,再打开即可。


------------------------------------------

特别说明:该软件仅限于教学或研究之用,任何形式的商业应用都须向ALTERA公司购买正式授权,否则将承担法律责任。



相关文章
|
异构计算
实验四 基于FPGA的数字电子钟设计(1) 基本功能的实现 quartus电路图演示
实验四 基于FPGA的数字电子钟设计(1) 基本功能的实现 quartus电路图演示
559 0
实验四 基于FPGA的数字电子钟设计(1) 基本功能的实现 quartus电路图演示
|
人工智能 编译器 异构计算
FPGA(3)--VHDL及原理图--4位全加器
FPGA(3)--VHDL及原理图--4位全加器
489 0
FPGA(3)--VHDL及原理图--4位全加器
【黑金ZYNQ7000系列原创视频教程】01.熟悉vivado——纯逻辑led实验
黑金论坛地址: http://www.heijin.org/forum.php?mod=viewthread&tid=36627&extra=page%3D1   爱奇艺地址: http://www.iqiyi.com/w_19rugik21x.html
1776 0
|
Web App开发 .NET 计算机视觉
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验二十九:LCD模块
实验二十九:LCD模块 据说Alinx 301支持 7”TFT,好奇的朋友一定疑惑道,它们3.2”TFT以及7”TFT等两者之间究竟有何区别呢?答案很简单,前者自带控制器也有图像内存。换之,后者好似缩小版台式的液晶,它除了接口以外什么也没有。
1466 0
|
人工智能 Shell Go
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验二十七:TFT模块 - 显示
实验二十七:TFT模块 - 显示 所谓TFT(Thin Film Transistor)就是众多LCD当中,其中一种支持颜色的LCD,相较古老的点阵LCD(12864笑),它可谓高级了。黑金的TFT LCD除了320×240大小以外,内置SSD1289控制器,同时也是独立模块。
885 0
|
编解码 .NET C语言
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验二十六:VGA模块
实验二十六:VGA模块 VGA这家伙也算孽缘之一,从《建模篇》那时候开始便一路缠着笔者。《建模篇》之际,学习主要针对像素,帧,颜色等VGA的简单概念。《时序篇》之际,笔者便开始摸索VGA的时序。《整合篇》之际,笔者尝试控制VGA的时序。
909 0
|
Go C语言 异构计算
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验二十三:DS1302模块
实验二十三:DS1302模块 DS1302这只硬件虽然曾在《建模篇》介绍过,所以重复的内容请怒笔者懒惰唠叨了,笔者尽可以一笑带过,废话少说让我们进入正题吧。DS1302是执行事实时钟(Real Time Clock)的硬件,采用SPI传输。
1073 0
|
Go vr&ar C语言
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验二十一:SDRAM模块④ — 页读写 β
实验二十一:SDRAM模块④ — 页读写 β 未进入主题之前,让我们先来谈谈一些重要的体外话。《整合篇》之际,笔者曾经比拟Verilog如何模仿for循环,我们知道for循环是顺序语言的产物,如果Verilog要实现属于自己的for循环,那么它要考虑的东西除了步骤以外,还有非常关键的时钟。
855 0
|
Go vr&ar C语言
【黑金原创教程】【FPGA那些事儿-驱动篇I 】实验十九:SDRAM模块② — 多字读写
实验十九:SDRAM模块② — 多字读写 表示19.1 Mode Register的内容。 Mode Register A12 A11 A10 A9 A8 A7 A6 A5 A4 A3...
817 0