PAM双路抽样脉冲发生实验

本文涉及的产品
运维安全中心(堡垒机),免费版 6个月
运维安全中心(堡垒机),企业双擎版|50资产|一周时长
简介: PAM双路抽样脉冲发生实验

我在学校实验室里面做这个实验因为学校的示波器太垃圾(实验指导书都破了哈哈),而且非常不方便计算最后方波的频率,所以我就利用仿真软件直接画了一下学校实验指导书上面的电路图,结果出现了很多问题。在不断的尝试下我最终成功了,哈哈,此处应该有掌声。

下面两张图片是指导书上面的实验步骤以及实验电路。

微信图片_20221012154638.png微信图片_20221012154642.png

首先我使用的仿真软件是Multism14.0(想要这个软件下载链接以及安装方法的关注点赞私聊偶)

微信图片_20221012154645.png

搭建电路用到的元件:74LS04D(反相器)* 11 CRYSTAL_VIRTUAL(晶振)1 1千欧电阻2 0.01uf电容*1 74LS161D(四位同步二进制计数器)*2 74s74D(D触发器)*1 74LS138N(3-8译码器)*1

注:指导书上面使用的是74LS74,和我使用的74LS74D作用完全一样。

下面上我画的电路:

微信图片_20221012154729.png

然后用示波器就能很轻松的去观察方波波形以及去计算波形了。

观察波形应该都会,我就演示一下如何计算波形的频率吧。计算公式计算F=1/T。

电路画完后开始仿真,仿真正确没有错误后,打开图示仪这个助手(红色箭头框住的这个图标)

微信图片_20221012154732.png

点完图示仪后现象如下:点击我用蓝色线条框住的图标。

微信图片_20221012154735.png

点击后现象如下:符号1:起始线 符号2:结束线 符号3:频率

微信图片_20221012154737.png

移动这两条线的位置会观察到频率值在不断发生变化,把两条线分别移动到一个方波周期的开始于结束点,便得到了方波的频率值。



相关文章
一阶动态电路时域分析
一阶动态电路时域分析是指研究电路在时间域内响应特性的一种分析方法。 一阶动态电路时域分析的主要特征和意义如下: 对象是一阶电路。一阶电路指其动态行为可以用一个一阶微分方程描述的电路,如RC电路、RL电路等。 分析域是时间域。研究的不是电路在不同频率下的频率响应,而是输入信号作用下输出量随时间的变化规律。 研究内容是电路的时域响应特性。如电路对阶跃输入的阶跃响应、对脉冲输入的脉冲响应曲线等。 主要方法是解一阶微分方程。根据电路的等效模型写出其一阶微分方程,然后选择适当解法求其时间域解。 目的是分析电路的动态性能。如过渡过程、时间常数、稳态误差等定量参数,为电路设计和应用提供参考。
229 0
|
算法 异构计算
m基于uw导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
m基于uw导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
105 2
基于贝叶斯推理估计稳态 (ST) 和非稳态 (NS) LPIII 模型分布拟合到峰值放电(Matlab代码实现)
基于贝叶斯推理估计稳态 (ST) 和非稳态 (NS) LPIII 模型分布拟合到峰值放电(Matlab代码实现)
根据带宽、功率、频率和调制对给定IQ信号进行分类(Matlab代码实现)
根据带宽、功率、频率和调制对给定IQ信号进行分类(Matlab代码实现)
122 0
|
算法 异构计算
m基于FPGA的带相位偏差QPSK调制信号相位估计和补偿算法verilog实现,包含testbench
m基于FPGA的带相位偏差QPSK调制信号相位估计和补偿算法verilog实现,包含testbench
359 0
|
算法 异构计算
m基于PN导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
m基于PN导频序列和cordic算法的基带数据帧频偏估计和补偿FPGA实现,包含testbench
119 0
|
算法 异构计算
m基于FPGA的多径信道模拟verilog实现,包含testbench,可配置SNR,频偏,多径增益和多径延迟
m基于FPGA的多径信道模拟verilog实现,包含testbench,可配置SNR,频偏,多径增益和多径延迟
228 0
|
算法 异构计算
m基于FPGA的高斯白噪声信道模拟系统verilog实现,包含testbench,可以配置不同的SNR和频偏
m基于FPGA的高斯白噪声信道模拟系统verilog实现,包含testbench,可以配置不同的SNR和频偏
256 0
|
算法 异构计算
m基于FPGA的带相位偏差64QAM调制信号相位估计和补偿算法verilog实现,包含testbench
m基于FPGA的带相位偏差64QAM调制信号相位估计和补偿算法verilog实现,包含testbench
291 0
|
传感器
基于离散时间频率增益传感器的P级至M级PMU模型的实现(Matlab代码实现)
基于离散时间频率增益传感器的P级至M级PMU模型的实现(Matlab代码实现)
下一篇
无影云桌面