英特尔开始发售英特尔Stratix 10 TX FPGA

简介:

英特尔正在发售英特尔 Stratix 10 FPGA 产品家族的所有产品,包括:英特尔 Stratix 10 GX FPGA(带 28G 收发器)、英特尔 Stratix 10 SX FPGA(基于嵌入式四核 ARM* 处理器)、英特尔 Stratix 10 MX FPGA(带 HBM 内存)以及新推出的 Stratix 10 TX FPGA(带 58G 收发器)。英特尔 Stratix 10 FPGA 系列采用了英特尔 14 纳米 FinFET 制程和一流的封装技术,包括 EMIB。

Stratix 10 TX系列英特尔的EMIB技术.jpg

通过将 FPGA 与 58G PAM4 技术相结合,英特尔 Stratix 10 TX FPGA 可提供比传统解决方案高一倍的收发器带宽性能。这种出色的带宽性能使得英特尔 Stratix 10 TX FPGA 成为下一代应用必不可少的连接解决方案,包括光传输网络、网络功能虚拟化 (NFV)、企业网络、云服务提供商等对高带宽要求极为迫切的 5G 网络应用。

英特尔 Stratix 10 TX FPGA 提供多达 144 个收发器通道和 1 到 58 Gbps 的串行数据速率,可有效推动网络、NFV 和光传输解决方案的未来发展。这些强大的性能组合提供了比现有 FPGA 更高的总带宽,让架构师可将传输速度扩展到 100G、200G 和 400G。通过支持双模调制、58G PAM4 和 30G NRZ,该产品让新的基础设施可获得 58G 的数据速率,同时保持与现有网络基础设施的向后兼容。包括 100GE MAC和 FEC 在内的各种硬知识产权 (IP) 内核可提供优化的性能、延迟和功耗特性。

  英特尔可编程解决方案事业部营销副总裁 Reynette Au 表示:“在这个智能、互联的世界中,每天都有数十亿台设备在生成海量数据,这些数据需要利用快速、灵活且可扩展的连接解决方案进行处理。凭借 Stratix 10 TX FPGA,英特尔将继续为架构师提供更高的收发器带宽和硬知识产权,以满足其对于更高速度、更高密度连接的巨大需求。”

相关文章
|
存储 编解码 数据挖掘
英特尔推出新一代Stratix 10 FPGA加速卡:性能提升3倍
去年 10 月,英特尔发布了面向服务器的 FPGA 计算卡 Arria 10,并于今年 4 月宣布其已被部署在主流服务器中。时间仅过去不到一年,我们就看到了 Arria 的继任者。9 月 26 日,这家芯片科技巨头宣布推出 Stratix 10 SX FPGA 的全新可编程加速卡。
528 0
英特尔推出新一代Stratix 10 FPGA加速卡:性能提升3倍
|
人工智能 数据安全/隐私保护 异构计算
|
5月前
|
机器学习/深度学习 算法 异构计算
m基于FPGA的多通道FIR滤波器verilog实现,包含testbench测试文件
本文介绍了使用VIVADO 2019.2仿真的多通道FIR滤波器设计。展示了系统RTL结构图,并简述了FIR滤波器的基本理论,包括单通道和多通道的概念、常见结构及设计方法,如窗函数法、频率采样法、优化算法和机器学习方法。此外,还提供了Verilog核心程序代码,用于实现4通道滤波器模块,包含时钟、复位信号及输入输出接口的定义。
151 7
|
5月前
|
算法 异构计算
m基于FPGA的电子钟verilog实现,可设置闹钟,包含testbench测试文件
该文介绍了基于FPGA的电子钟设计,利用Vivado2019.2平台进行开发并展示测试结果。电子钟设计采用Verilog硬件描述语言,核心包括振荡器、分频器和计数器。时间显示为2个十进制格式,闹钟功能通过存储器和比较器实现,当当前时间等于设定时间时触发。文中给出了Verilog核心程序示例,展示了时钟信号、设置信号及输出的交互。
182 2
|
5月前
|
编解码 算法 异构计算
基于FPGA的NC图像质量评估verilog实现,包含testbench和MATLAB辅助验证程序
在Vivado 2019.2和Matlab 2022a中测试的图像质量评估算法展示了效果。该算法基于NC指标,衡量图像与原始图像的相似度,关注分辨率、色彩深度和失真。提供的Verilog代码段用于读取并比较两个BMP文件,计算NC值。
|
5月前
|
算法 异构计算
m基于FPGA的MPPT最大功率跟踪算法verilog实现,包含testbench
该内容包括三部分:1) 展示了Vivado 2019.2和Matlab中关于某种算法的仿真结果图像,可能与太阳能光伏系统的最大功率点跟踪(MPPT)相关。2) 简述了MPPT中的爬山法原理,通过调整光伏电池工作点以找到最大功率输出。3) 提供了一个Verilog程序模块`MPPT_test_tops`,用于测试MPPT算法,其中包含`UI_test`和`MPPT_module_U`两个子模块,处理光伏电流和电压信号。
63 1
|
3月前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的MSK调制解调系统verilog开发,包含testbench,同步模块,高斯信道模拟模块,误码率统计模块
升级版FPGA MSK调制解调系统集成AWGN信道模型,支持在Vivado 2019.2中设置不同SNR仿真误码率。示例SNR值从0到15,结果展示解调质量随SNR提升。MATLAB仿真验证了MSK性能,图片显示了仿真结果。 ### 理论概要 研究聚焦于软件无线电中的MSK调制解调,利用Verilog实现。MSK是一种相位连续、恒包络的二进制调制技术,优点包括频谱效率高。系统采用无核设计,关键模块包括调制器、解调器和误码检测。复位、输入数据、中频信号等关键信号通过Verilog描述,并通过Chipscope在线观察。
90 6
基于FPGA的MSK调制解调系统verilog开发,包含testbench,同步模块,高斯信道模拟模块,误码率统计模块
|
3月前
|
C语言 芯片 异构计算
FPGA新起点V1开发板(六-语法篇)——verilog简介+基础语法
FPGA新起点V1开发板(六-语法篇)——verilog简介+基础语法

热门文章

最新文章