PADS Logic原理图设计

简介: 双击打开PADS Logic,点击“文件”-->“新建”,或者直接点击新建按钮,如下图所示:

双击打开PADS Logic,点击“文件”-->“新建”,或者直接点击新建按钮,如下图所示:

640.jpg

640.jpg

弹出字体设置,直接点确定就好,如下图所示:

640.jpg

点击确定之后,看到原理图的工作区域,可以填写原理图相关信息,版本信息等,如下图所示:

640.jpg

上方可以看到过滤器和画图工具栏,如下图所示:

640.jpg

过滤器和右击显示的选项功能类似,在进行框选的时候进行过滤,如下图所示:

640.jpg

画图工具栏中,这里就简单介绍经常使用的添加元件和连接,如下图所示:

640.jpg

点击添加元器件,弹出“从库中添加元件”对话框,在下方选择需要使用的库,在项目中就可以看到库中的元器件。这里我选择自己新建的库ubug_default,可以看到项目中有许多自己已经建好的元器件,选择自己需要放置的元件,点击右边的添加即可,如下图所示:

640.jpg

比如添加一个LED,点击添加之后,LED元器件会附着在鼠标上,在放置元件区域单击,就会放置一个LED,此时LED扔附着在鼠标上。可以继续单击添加LED。如果想取消可以右击,点击取消,或者直接按键盘上的ESC键取消。如下图所示:

640.jpg

640.jpg

640.jpg

同样的方法,添加一个电阻,如下图所示:

640.jpg

640.jpg

接着点击连线按钮将电阻和LED连接起来,点击电阻的一端,然后鼠标移到LED的一端点击一下即可连接,如下图所示:

640.jpg

在连线的状态下,点击LED的另一端,移动一定距离,再右击。在弹出的菜单中选择“接地”,就可以连接到地了,如下图所示:

640.jpg

640.jpg

同样的方法,在电阻另一端,单击,移动一定距离,右击。在弹出的菜单中选择电源,如下图所示:

640.jpg

640.jpg

以上就是画原理图的基本步骤,再复杂的原理图也是将元器件添加进来之后,开始连线。


----------------------------- End -------------------------------

相关文章
PADS原理图分页设计
当我们遇到原理图内容比较多,一个图页放不下时,我们就需要将原理图拆分成多个图页设计。比如分成MCU、POWER、CONNECT三个图页,如下图所示:
280 0
Cadence(OrCAD)原理图导入到PADS Layout遇到的问题和解决方法
先在Cadence中导出原理图的网表,当然这里的网表是PADS Layout支持的.asc格式,然后在PADS Layout导入该网表文件,最终出现提示错误的文本文件,没有导入成功。
720 2
|
5月前
|
索引
quartus 小技巧—— 分线。例如总线data[31..0],引出的分线为data[7..0]
在数字电路设计中,总线用于并行传输数据,而分线是从总线中提取特定数据位。Quartus II,Altera(现Intel)的EDA工具,支持灵活的总线分线操作。本文介绍了两种在Quartus II中实现分线的方法:一是直接索引,如`data[7:0]`;二是使用Verilog的`extract`操作,尽管在Verilog中直接索引更常见。这些技巧有助于提升设计效率。
|
6月前
|
运维 监控 API
LabVIEW与Space Wire配合开发
LabVIEW与Space Wire配合开发
27 0
|
6月前
|
存储 安全 BI
【PACS源码】认识PACS的架构和工作流程
【PACS源码】认识PACS的架构和工作流程
403 0
PADS Logic原理图添加总线
原理图总线在连线很多的时候或者是连线信号可以归类的时候(比如存储器的数据信号),很适合使用,可以使原理图变得简洁,提高可读性,下面我们就看一下如何在原理图中添加总线。
547 0
PADS Logic将原理图导入到PCB
原理图是使用PADS Logic进行设计的,原理图设计完成之后,需要导入到PADS Layout进行PCB设计,导入方法如下: 点击标准工具栏右边的PADS Layout图标,如下图所示:
1133 0
PADS Router进行PCB布线的基本操作
PCB布局好之后就可以进行布线。在PADS Layout中点击工具栏右边的“PADS Router”图标导入到PADS Router进行布线。如下图所示:
952 0
|
芯片
PADS新建多门元器件
当元器件引脚比较多或者门概念十分清晰的时候,可以将元器件做成多门元器件。比如一颗MCU的引脚很多,如果只用一个门,那么引脚太多分不清。可以按照功能分成多个门,比如电源部分作为一个门,晶振、复位等系统引脚作为一个门,IO引脚作为一个门等等。再比如多运放芯片,可以一个运放作为一个门。下面就以双运放芯片MCP6002为例,如下图所示:
237 0