LC正弦波振荡器【高频电子线路】【Multisim】

简介: LC正弦波振荡器【高频电子线路】【Multisim】

一、实验目的与要求

1、进一步学习掌握正弦波振荡器的相关理论

2、掌握LC三点式振荡器的基本原理,熟悉各元器件的基本功能;

3、理解静态工作点和回路电容对振荡器的影响

4、加深对LC振荡器频率稳定度的理解。

二、实验仪器

微机,仿真软件Multisim13.0

三、实验内容与测试结果

在Multisim13.0电路窗口中,创建如下图所示仿真电路。

f29a17f5760cf4e2c7410a45aedb40e9_6d8455f228f3426f85e3b37b3e02b854.png

图1

1、观察起振过程

对图1,单击仿真按钮,从示波器中观察到的输出波形如下:

13d681f19305d03a307d658bb2f95ec1_93d01484c66c4d3d9e220453722843e9.png

图2 输出波形

2、观测稳定的输出波形及振荡频率的变化

d85ca2bd5b7ea7763c95423cbdf660d1_279174f2a8a042afb9b8c13eb5e1eff4.png

图3 稳定的输出波形

cd7ff8d3dec93940c08de5c0770f7cf0_25d3ec7e1b25460ea6e91b8a519fae7f.png

图4 稳定的振荡频率

3、测试静态工作点对起振和输出幅度的影响

C2取50%保持不变,分别选取R3为20%、50%、80%时,采用DC operating point(直流工作点)中,Output(输出)选项栏中,添加I(Q1[IB])、I(Q1[IC])、I(Q1[IE])、V(3)、V(4)。

R3

20%

50%

80%

V(2) / V

4.04392

2.35792

1.66802

V(4) / V

10.12747

11.05460

11.43094

V(5) / V

3.36487

1.69903

1.02302

I(Q1[IB]) / A

21.45031u

10.80907u

6.8489u

I(Q1[IC]) / A

3.4098m

1.68827m

1.01618m

I(Q1[IE]) / A

-3.43094m

-1.69907m

-1.02303m

VBEQ / V

0.67905

0.65889

0.645

VCEQ / V

6.7626

9.35557

10.40792

输出幅度 / VAC

8.80416

9.32036

9.44476

观察R3不同对起振的影响

ed883c700fb47b32099485393d744242_734895fa363040b1b753ab3f59773553.png

20%起振

98616caabf148eca3d818ddaba22d785_1eb5d714e11b4b2bbdb7ade72d969af4.png

50%起振

56f4cfa827d2bbace2542356a325fbc7_7a04661707bd4ccf96dae7aa0caa5d5f.png

80%起振

4、测试回路电容对振荡频率和输出幅度的影响,并理论上给出解释

使R3取50%保持不变,分别选取C2为20%、50%、80%

996810bc9ea30256d54a8023eafb6e57_0979aeadc7414dc997881fdf817b9fd3.png

C2选20%时起振波形

0699934fbc72d18f031af0a9d12b72bd_9c66dbaa5d8f4a669b7469cca55a1b5e.png

C2选50%时起振波形

7cc4e73a1a06c261e3044c5f8f6d3efb_57baccf32d944ff3a6db2b2ff9dffa90.png

C2选80%时起振波形

R3

50%

50%

50%

C2

20%

50%

80%

输出幅度/VAC

8.93992

9.31496

9.56741

振荡频率/MHz

89.794

58.324

47.335

理论解释:

C2增大 – 谐振频率ω0增大

C2增大 – 接入系数p减小 – g0’减小 – R0’增大 – Vce增大


四、实验结果分析

对上述实验内容及测试结果分别分析如下:

  • 1、实验内容1的测试结果表明:这个一个反馈型LC正弦振荡器,并且是电容三点式振荡器,它的起振输出波形是从无到有,从小到大的,起始振荡信号十分微弱,但是由于不断地对它进行放大-选频-反馈-再放大等多次循环,于是一个与振荡回路固有的自激振荡便由小到大地增长起来。
  • 2、实验内容2的测试结果表明:等待输出波形稳定后,观察示波器中的图像是跳变的,输出幅度不平稳,频率计数器中的示数不固定,频率是小幅度跳动的,说明频率的稳定度不高。
  • 3、实验内容3的测试结果表明: C2保持不变时,输出电压幅度随R3增大而增大, R3越小,起振时间越短,越容易起振;R3越大,起振时间越长,越不容易起振。
  • 4、实验内容4的测试结果表明: R3保持不变时,改变C2的大小可以改变输出频率,C2越小,谐振频率越大,但是可能导致停振;随着C2的增加,振荡频率减小,输出幅度也逐渐增大。这种电路设计的方法使得频率不能太高,波段范围窄,波段内输出幅度不平稳,实际中常用于固定频率振荡器。


相关文章
|
3月前
|
算法 异构计算
基于FPGA的ECG信号滤波与心率计算verilog实现,包含testbench
基于FPGA的ECG信号滤波与心率计算verilog实现,包含testbench
|
10天前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的BPSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本系统基于Vivado2019.2,在原有BPSK调制解调基础上新增高斯信道及误码率统计模块,可测试不同SNR条件下的误码性能。仿真结果显示,在SNR=0dB时误码较高,随着SNR增至5dB,误码率降低。理论上,BPSK与2ASK信号形式相似,但基带信号不同。BPSK信号功率谱仅含连续谱,且其频谱特性与2ASK相近。系统采用Verilog实现,包括调制、加噪、解调及误码统计等功能,通过改变`i_SNR`值可调整SNR进行测试。
16 1
|
16天前
|
算法 数据安全/隐私保护 异构计算
基于FPGA的2FSK调制解调系统,包含testbench,高斯信道模块,误码率统计模块,可以设置不同SNR
本系统基于FSK调制解调,通过Vivado 2019.2仿真验证了不同信噪比(SNR)下的误码率表现。加入高斯信道与误码统计模块后,仿真结果显示:SNR=16dB时误码极少;随SNR下降至0dB,误码逐渐增多。FSK利用频率变化传输信息,因其易于实现且抗干扰性强,在中低速通信中有广泛应用。2FSK信号由连续谱与离散谱构成,相位连续与否影响功率谱密度衰减特性。Verilog代码实现了FSK调制、加性高斯白噪声信道及解调功能,并计算误码数量。
26 5
|
3月前
|
Windows
Multisim 14直流稳压电源的设计
Multisim 14直流稳压电源的设计
42 1
|
3月前
【Simulink】基于无差拍的三相L型滤波并网逆变器电流控制
【Simulink】基于无差拍的三相L型滤波并网逆变器电流控制
|
3月前
|
Web App开发 Shell
【Simulink】基于双矢量MPC的三相并网逆变器电流控制(调制模型预测控制)
【Simulink】基于双矢量MPC的三相并网逆变器电流控制(调制模型预测控制)
|
10月前
|
算法 异构计算
m基于FPGA的OFDM调制解调系统verilog实现,包括IFFT,FFT以及成型滤波器,包含testbench
m基于FPGA的OFDM调制解调系统verilog实现,包括IFFT,FFT以及成型滤波器,包含testbench
339 3
|
算法 异构计算
基于FFT傅里叶变换的64QAM基带信号频偏估计和补偿算法FPGA实现,包含testbench和matlab星座图显示
基于FFT傅里叶变换的64QAM基带信号频偏估计和补偿算法FPGA实现,包含testbench和matlab星座图显示
322 0
|
算法 异构计算
基于FFT傅里叶变换的16QAM基带信号频偏估计和补偿算法FPGA实现,包含testbench和matlab星座图显示
基于FFT傅里叶变换的16QAM基带信号频偏估计和补偿算法FPGA实现,包含testbench和matlab星座图显示
447 0
|
算法 异构计算 索引
m基于FPGA的16QAM软解调verilog实现,含testbench
m基于FPGA的16QAM软解调verilog实现,含testbench
283 0