NE555DR芯片, 单高精度定时器

简介: NE555DR芯片, 单高精度定时器

NE555D是一个精准的计时电路, 可产生精准的时间延迟或振荡.
在时间延迟或单稳态模式的操作中, 时间间隔由一个单独的外部电阻和电容阵列控制.
在稳定模式的操作中, 频率和占空比由两个外部电阻和一个单独外部电容单独控制.
阈值和触发电平通常分别为VCC的2/3和1/3.
这些电平可通过使用控制电压终端来改变
.当触发输入低于触发电平时, 触发器则被设置, 输出增高
.当触发输入高于阈值电平时, 触发器复位, 输出降低.
.从微秒到小时定时
.稳定或单稳态运行
.占空比可调
.TTL兼容输出可吸收或提供高达200mA电流

相关文章
|
1月前
|
芯片 异构计算
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管(一)
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管
|
1月前
|
芯片 异构计算
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管(三)
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管
|
1月前
|
存储 芯片 异构计算
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管(二)
【FPGA】高云FPGA之数字钟实验->HC595驱动数码管
|
3月前
|
安全 机器人
ABB PLC自动化可编程逻辑控制器PLC AC500型 CPU
ABB PLC自动化可编程逻辑控制器PLC AC500型 CPU
|
8月前
|
安全 芯片
电容触摸屏原理以及敦泰TP FT5X06驱动
电容触摸屏原理以及敦泰TP FT5X06驱动
136 0
|
9月前
PCIE时钟解说
PCIE时钟解说
247 0
|
9月前
|
关系型数据库 C语言
VT技术(二)检测CPU支持
1.CPUID指令检测 在进入VMX Opreation之前必须要检测CPU是否支持VMX技术,可以通过CPUID指令进行查询,在执行CPUID指令之后,返回值存入EAX,EBX,ECX,EDX中,查看ECX.VMX[5]位是否为1,否则不支持VMX技术,关于CPUID指令的介绍可以参考Intel白皮书卷二第三章第三节 Instruction-CPUID Identification详细介绍了CPUID的参数
306 0
|
10月前
|
芯片 异构计算
FPGA设计显示电压值
FPGA设计显示电压值
|
编解码 固态存储 芯片
【Renesas RA6M4开发板之I2C(模拟)驱动ssd1306 OLED屏幕】
【Renesas RA6M4开发板之I2C(模拟)驱动ssd1306 OLED屏幕】
149 0
|
算法
基于simulink的双闭环矢量控制的电压型PWM整流器仿真
基于simulink的双闭环矢量控制的电压型PWM整流器仿真
149 0
基于simulink的双闭环矢量控制的电压型PWM整流器仿真